模擬CMOS集成電路設(shè)計(jì)是現(xiàn)代電子系統(tǒng)的核心,其性能直接影響到通信、傳感器、電源管理等諸多領(lǐng)域。在眾多設(shè)計(jì)技術(shù)中,虛零點(diǎn)法作為一種重要的頻率補(bǔ)償與穩(wěn)定性提升手段,在運(yùn)算放大器、濾波器等關(guān)鍵模塊的設(shè)計(jì)中扮演著至關(guān)重要的角色。
虛零點(diǎn)法的基本概念
虛零點(diǎn),顧名思義,是指在復(fù)平面s域上,傳遞函數(shù)中引入的一個(gè)位于右半平面(即具有正實(shí)部)的零點(diǎn)。這與傳統(tǒng)追求左半平面零點(diǎn)以改善穩(wěn)定性的直覺(jué)相悖。其核心原理在于,通過(guò)精心設(shè)計(jì),這個(gè)“有害”的右半平面零點(diǎn)可以與系統(tǒng)原有的極點(diǎn)相互作用,從而在特定頻率范圍內(nèi)改善相位裕度,擴(kuò)展帶寬,或優(yōu)化瞬態(tài)響應(yīng)。
在CMOS工藝中,虛零點(diǎn)常通過(guò)跨導(dǎo)級(jí)之間的信號(hào)前饋路徑或電容電阻網(wǎng)絡(luò)來(lái)主動(dòng)實(shí)現(xiàn)。例如,在一個(gè)兩級(jí)運(yùn)放中,第一級(jí)(輸入級(jí))的輸出信號(hào)可以通過(guò)一個(gè)小的電容Cc(米勒補(bǔ)償電容)前饋到第二級(jí)(輸出級(jí))的輸入節(jié)點(diǎn),從而在傳遞函數(shù)中引入一個(gè)右半平面的零點(diǎn)。這個(gè)零點(diǎn)的頻率位置通常由跨導(dǎo)和補(bǔ)償電容決定(\(z = g{m2}/Cc\),其中\(zhòng)(g_{m2}\)是第二級(jí)的跨導(dǎo))。
虛零點(diǎn)法的優(yōu)勢(shì)與挑戰(zhàn)
主要優(yōu)勢(shì):
1. 擴(kuò)展帶寬:通過(guò)抵消主極點(diǎn)的作用,可以有效提升放大器的單位增益帶寬。
2. 改善建立時(shí)間:對(duì)于階躍響應(yīng),合理配置的虛零點(diǎn)可以減少過(guò)沖,優(yōu)化建立時(shí)間,這對(duì)高速高精度數(shù)據(jù)轉(zhuǎn)換器至關(guān)重要。
3. 設(shè)計(jì)靈活性:為零點(diǎn)頻率的調(diào)整提供了額外的自由度,使設(shè)計(jì)師能在穩(wěn)定性、帶寬和功耗之間取得更優(yōu)的平衡。
面臨挑戰(zhàn):
1. 精確控制:零點(diǎn)頻率對(duì)工藝、電壓、溫度(PVT)變化敏感,需要穩(wěn)健的設(shè)計(jì)或額外的校準(zhǔn)電路。
2. 潛在風(fēng)險(xiǎn):如果零點(diǎn)頻率過(guò)低,反而會(huì)嚴(yán)重惡化相位裕度,導(dǎo)致振蕩。因此,其位置必須被精確“放置”在頻率域的高于單位增益頻率的區(qū)域,使其負(fù)面影響最小化,而利用其有益的相位貢獻(xiàn)。
3. 增加復(fù)雜度:引入前饋路徑可能會(huì)增加芯片面積、功耗或噪聲。
在集成電路設(shè)計(jì)中的典型應(yīng)用
- 兩級(jí)運(yùn)算放大器:這是虛零點(diǎn)法最經(jīng)典的應(yīng)用場(chǎng)景。采用米勒補(bǔ)償并帶有調(diào)零電阻(在補(bǔ)償電容Cc上串聯(lián)一個(gè)電阻Rz)的結(jié)構(gòu),是抵消右半平面零點(diǎn)甚至將其移動(dòng)到左半平面,或?qū)⑵滢D(zhuǎn)化為一對(duì)復(fù)零點(diǎn)以優(yōu)化瞬態(tài)響應(yīng)的標(biāo)準(zhǔn)技術(shù)。這里的Rz用于調(diào)整前饋路徑的等效阻抗,從而精確控制零點(diǎn)位置。
- 帶隙基準(zhǔn)源:在提高電源抑制比(PSRR)的環(huán)路中,有時(shí)會(huì)利用虛零點(diǎn)概念來(lái)補(bǔ)償環(huán)路增益,確保在全頻段內(nèi)的穩(wěn)定性。
- 高階濾波器:在連續(xù)時(shí)間濾波器中,為了精確實(shí)現(xiàn)傳遞函數(shù)并保證穩(wěn)定性,設(shè)計(jì)師可能需要主動(dòng)合成包括虛零點(diǎn)在內(nèi)的特定零極點(diǎn)圖。
設(shè)計(jì)考量與未來(lái)趨勢(shì)
在現(xiàn)代深亞微米CMOS工藝下,電源電壓不斷降低,晶體管的本征增益下降,使得多級(jí)放大器的頻率補(bǔ)償更具挑戰(zhàn)性。虛零點(diǎn)法及其衍生技術(shù)(如電流緩沖器米勒補(bǔ)償、多通路嵌套米勒補(bǔ)償?shù)龋┳兊酶又匾TO(shè)計(jì)師需要借助先進(jìn)的仿真工具,進(jìn)行細(xì)致的交流、噪聲和瞬態(tài)分析,并充分考慮PVT角(Corner)下的性能。
隨著電路向更高速度、更低功耗和更復(fù)雜系統(tǒng)集成方向發(fā)展,對(duì)虛零點(diǎn)等高級(jí)補(bǔ)償技術(shù)的理解和創(chuàng)新應(yīng)用,仍將是模擬與混合信號(hào)集成電路設(shè)計(jì)師必備的核心技能之一。掌握其精髓,意味著能在嚴(yán)格的約束條件下,挖掘出CMOS工藝的性能極限,創(chuàng)造出更卓越的芯片。